- 2015
- 本實驗室入選兩篇 2015 ISSCC
1. 陳建甫 同學
投稿論文"A 28nm 256Kb 6T-SRAM with 280mV Improvement in VMIN Using a Dual-Split-Control Assist Scheme"
2. 林建呈 同學
投稿論文"A 3T1R Nonvolatile TCAM Using MLC ReRAM with Sub-1ns Search Time"
- 本實驗室入選兩篇 2015 ISSCC
News
- 2014
- 本實驗室入選2014 Symposium on VLSI Circuits
黃莉悅、莊淨皓、郭家辰、陳建甫 同學
投稿論文"ReRAM-based 4T2R nonvolatile TCAM with 7x NVM-stress reduction, and 4x improvement in speed-wordlength-capacity for normally-off instant-on filter-based search engines used in big-data processing" - 簡惇妃、劉彥辰及林鉦峻 同學 獲得 2014年第十四屆旺宏金矽獎--設計組--評審團銀獎
- 黃莉悅、林建呈及李岳陞 同學 獲得 2014年第十四屆旺宏金矽獎--設計組--評審團銅獎
- 本實驗室入選 2014 ISSCC
吳瑞仁、簡惇妃、劉彥辰、楊廷琹 同學
投稿論文"Embedded 1Mb ReRAM in 28nm CMOS with 0.27-to-1V Read Using Swing-Sample-and-Couple Sense Amplifier and Self-Boost-Write-Termination Scheme" - 與鄭桂忠老師實驗室合作入選 2014 ISSCC
張庭豪 同學
投稿論文"A 0.5V 1.27mW Nose-on-a-Chip for Rapid Diagnosis of Ventilator-associated Pneumonia"
- 本實驗室入選2014 Symposium on VLSI Circuits
- 2013
- 郭家辰、陳翊維、黃莉悅、張庭豪以及楊廷 琹同學獲得第十三屆旺宏金矽獎--設計組--評審團銅獎
- 本實驗室入選 三篇2013 Symposium on VLSI Circuits
1. 楊宜山、郭耀仁、沈欣彰、徐若瑜 同學
投稿論文"3D Stackable Vertical-Gate BE-SONOS NAND Flash with Layer-Aware Program-and-Read Schemes and Wave-Propagation Fail-Bit-Detection against Cross-Layer Process Variations"
2. 郭家辰 同學
投稿論文"Area-Efficient Embedded RRAM Macros with Sub-5ns Random-Read-Access-Time Using Logic-Process Parasitic-BJT-Switch (0T1R) Cell and Read-Disturb-Free Temperature-Aware Current-Mode Read Scheme"
3.陳建甫、張庭豪、陳來福 同學
投稿論文"A 210mV 7.3MHz 8T SRAM with Dual Data-Aware Write-Assists and Negative Read Wordline for High Cell-Stability, Speed and Area-Efficiency"
- 2012
- 本實驗室入選 2012 Symposium on VLSI Circuits
陳銘斌、陳來福 同學
投稿論文"A 260mV L-shaped 7T SRAM with bit-line (BL) Swing expansion schemes based on boosted BL, asymmetric-VTH read-port, and offset cell VDD biasing techniques "
- 黃宗賢 同學 於一年2個月獲得碩士學位
- 邱必芬 碩士畢業同學 獲 UC Berkley 全額獎學金攻讀博士學位
- 本實驗室入選 ISSCC 2012
- 吳哲維、郭家辰、楊書孟、林谷峰同學
投稿論文” A 0.5V 4Mb Logic-Process Compatible Embedded Resistive RAM (ReRAM) in 65nm CMOS Using Low-Voltage Current-Mode Sensing Scheme with 45ns Random Read Time” - 本實驗室入選 兩篇2011 Symposium on VLSI Circuits
1. 陳炎輝 同學
投稿論文“A 40nm Fully Functional SRAM with BL Swing and WL Pulse Measurement Scheme for Eliminating a Need for Additional Sensing Tolerance Margins”
2. 吳威震 同學
投稿論文” A Larger Stacked Layer Number Scalable TSV-based 3D-SRAM for High-Performance Universal-Memory-Capacity 3D-IC Platforms”
- 本實驗室入選 2012 Symposium on VLSI Circuits
- 2011
- 本實驗室入選 兩篇 ISSCC 2011
1. 沈欣彰、劉家驥 同學
投稿論文"An offset tolerant current-sampling-based sense amplifier for sub-100nA-cell-current nonvolatile memory"
2. 林谷峰 同學
投稿論文"A 4Mb embedded SLC Resistive-RAM macro with 7.2ns read-write random access time and 160ns MLC-access capability" - 邱必芬、林谷峰 同學 獲得 2011年第十屆旺宏金矽獎--設計組--評審團銅獎
- 邱必芬 同學 於一年內獲得碩士學位
- 本實驗室入選 兩篇 ISSCC 2011
- 2010
- 邱必芬、林谷峰、吳哲維 同學
投稿論文“A Low Store Energy, Low VDDmin, Nonvolatile 8T2R SRAM with 3D Stacked RRAM Devices for Low Power Mobile Applications."
入選 2010 Symposium on VLSI Circuits - 吳瑞仁、陳炎輝、鄒柏瑋、陳建源、陳銘斌 同學
投稿論文“A Large σVTH/VDD Tolerant ZigZag 8T SRAM with Area-Efficient Decoupled Differential Sensing and Fast Write-Back Scheme"
入選 2010 Symposium on VLSI Circuits - 姜智荃 同學 於一年二個月內獲得碩士學位
- 楊書孟、梁志瑋、姜智荃 同學
投稿論文“A 0.29V embedded NAND-ROM in 90nm CMOS for ultra-low-voltage applications"
入選 ISSCC 2010
- 邱必芬、林谷峰、吳哲維 同學
- 2009
- 吳瑞仁、陳冠廷 同學
投稿論文 "A differential data aware power-supplied (D2AP) 8T SRAM cell with expanded write/read stabilities for lower VDDmin applications"
入選 2009 Symposium on VLSI Circuits
- 吳瑞仁、陳冠廷 同學